December 20, 2024
DAQ do sinal ANT
Introdução de transceptores de alta velocidade e de FPGA de ponta, dedicados a frequências múltiplas, largura de banda elevada e outros cenários, aplicados na transmissão sem fio 5G e LTE, acesso à TV por cabo,Ensaios e medições, aviso de falha, radar de matriz em fase e outros cenários de aplicação de RF de alto desempenho.
Principais características
DAQ do sinal ANTé uma placa de desenvolvimento para amostragem e conversão de dados RF sem fio e plataforma de desenvolvimento de suporte.incluindo o Artix UltraScale+XCAU15P-FFVB676-2-I FPGA da AMD, Taorun 8T8R RF de amostragem direta transceptor RF TR7165b, Zhaoyi Inovação GD32F425 ARM, ADI AD9528 chip de gerenciamento de relógio, alimentação, memória e Flash.0 x 4 interfaces PCIE e quatro interfaces de módulos ópticos SFP+.
Esta plataforma de desenvolvimento suporta 8 canais de ADC de 14 bits com uma taxa de amostragem máxima de 3GSPS, 8 canais de DAC de 14 bits com uma taxa de amostragem máxima de 12GSPS,obtenção de amostragem direta por RF de 400 MHz a 8000 MHz, reduzindo a complexidade das ligações de processamento de sinais de RF e tendo um menor consumo de energia.Contramedidas de veículos aéreos não tripulados, monitorização, prevenção, controlo e outras aplicações de RF de alto desempenho.
Arquitetura do produto
Especificações do produto
FPGA | Artix UltraScale+ XCAU15P-FFVB676-2-I |
Armazenamento integrado |
Armazenamento QSPI de 128 Mbit para inicialização de FPGA |
FPGA RAM |
DDR4 suporta 16 bits 2400MHz e capacidade de 4Gb |
Interface do dispositivo |
Conexão direta através de PCIE e FPGA, com suporte a PCI-E Gen4.0 |
Porta SFP |
Portão óptico 4x16G SFP+ |
RelógioInterface |
Oscilador de cristal de 50 MHz incorporado, utilizado como fonte de relógio convencional para FPGA; Com um chip de gestão de relógio AD9528 incorporado, capaz de emitir até 12 canais de relógio Oscilador de cristal diferencial de bordo 156,25 MHz, para referência FPGA SerDes, utilizado para 10 Gigabit Ethernet Oscilador de cristal diferencial de bordo de 125 MHz, para referência FPGA SerDes, utilizado para interface PCIE |
Expandir PperiféricosEu...Interface |
USB para porta serial, interface RS485 para transferência de parâmetros externos da ARM JTAG é usado para depuração online FPGA |
Refrigeração Sestem |
Placa de alumínio metálico para dissipação de calor, o chip conduz o calor para a placa inferior através de gel de silicone para dissipação de calor |
Controlador de gestão |
Monitorização da tensão, corrente e temperatura Gerenciamento e reinicialização do tempo de alimentação Configuração e controlo do FPGA Configuração do relógio Impedir a cópia de arquivos de configuração |
Fornecimento de energia |
Fornecimento de energia a bordo para o espaço PCI-E Suporte de alimentação de corrente contínua + 24 V Consumo máximo de energia 40 W |
Ambiente de utilização |
-40 °C a 85 °C |
Qualidade |
Normas de fabrico conformes com a norma IPC-A-6102 Conforme às normas RoHS |
Tamanho |
Apoio ao nível do pacote de software/plataforma
Carregamento do firmware
Atualização do firmware
Gestores anfitriões
Programa de demonstração padrão
Informações de encomenda
Produto- Não, não. |
ATNJ-DAQ-15P-7165 |
Modelo N.O. |
Atnj sinal DAQ |
Descrição |
A placa central da plataforma de desenvolvimento de amostragem, conversão e transmissão de dados RF sem fio é desenvolvida com base no FPGA XCAU15P, que pode carregar um transceptor RF de banda larga super larga de até 3.2G, |